Проектирование цифровых устройств на плис область применения высокопроизводительных вычислительных систем


Системы автоматизации проектирования фирмы Altera



Download 2,3 Mb.
bet7/8
Sana06.03.2022
Hajmi2,3 Mb.
#484373
1   2   3   4   5   6   7   8

Системы автоматизации проектирования фирмы Altera

    • Quartus II поддерживает все семейства микросхем
      • Stratix, Stratix GX, Cyclone, APEX II, APEX 20K/E/C, Excalibur, & Mercury Devices
      • FLEX 10KE, ACEX 1K, FLEX 6000, MAX 3000A, MAX 7000AE, & MAX 7000B Devices
    • Quartus II Web Edition (30 ДНЕЙ)
      • Бесплатная версия
      • Система с ограниченными возможностями
      • MAX PLUS II
      • FLEX, ACEX, & MAX
      • MODEL SIM – мощная среда моделирования,
      • много возможностей

Проект перед компиляцией

Редактор Netlist Viever

  • Редактор Netlist Viever
  • ( Преобразование описания проекта (всех блоков и узлов в примитивы понятные Quartus II. Quartus II преобразует проект в схему, реализуемую на заданной элементной базе.)

Редактор Technology Map Viever

  • (результаты размещения проекта в топологии МС. Все в виде ячеек- c указанием номера ячейки и даже логической функции, которая выполняется)

Топологический редактор Chip Planner

  • (просмотр и редактирование топологии МС)

Редактор назначений контактов Pin Planner

  • Assignments => Pin Planner

Отчет о результатах моделирования (отображение временной диаграммы)

  • module half_adder_beh1 (S, C, A, B);
  • output S, C;
  • input A, B;
  • wire S, C;
  • always @ (A or B)
  • begin
  • if ((A==0) or (B==1)) and ((A==0) or (B==1))
  • begin S<=1’b1; C<=1’b0; end
  • else
  • begin
  • S<=1’b0;
  • if (A==0) and (B==0)
  • C<=1’b0;
  • else C<=1’b1;
  • end
  • end
  • endmodule
  • A
  • B
  • S
  • C
  • Half_adder
  • A
  • B
  • S
  • C
  • 0
  • 0
  • 0
  • 0
  • 0
  • 1
  • 1
  • 0
  • 1
  • 0
  • 1
  • 0
  • 1
  • 1
  • 0
  • 1
  • Объект представлен в виде “черного ящика” с входами и выходами
  • Программа описывает зависимость выходных сигналов от входных на уровне одного процесса.
  • module half_adder_beh2 (S, C, A, B);
  • output S, C;
  • input A, B;
  • wire S, C;
  • аlways @ (A or B);
  • begin
  • S<=A^B; / S = A хor B
  • C<=A&B; / S = A and B
  • end
  • endmodule

Download 2,3 Mb.

Do'stlaringiz bilan baham:
1   2   3   4   5   6   7   8




Ma'lumotlar bazasi mualliflik huquqi bilan himoyalangan ©www.hozir.org 2024
ma'muriyatiga murojaat qiling

kiriting | ro'yxatdan o'tish
    Bosh sahifa
юртда тантана
Боғда битган
Бугун юртда
Эшитганлар жилманглар
Эшитмадим деманглар
битган бодомлар
Yangiariq tumani
qitish marakazi
Raqamli texnologiyalar
ilishida muhokamadan
tasdiqqa tavsiya
tavsiya etilgan
iqtisodiyot kafedrasi
steiermarkischen landesregierung
asarlaringizni yuboring
o'zingizning asarlaringizni
Iltimos faqat
faqat o'zingizning
steierm rkischen
landesregierung fachabteilung
rkischen landesregierung
hamshira loyihasi
loyihasi mavsum
faolyatining oqibatlari
asosiy adabiyotlar
fakulteti ahborot
ahborot havfsizligi
havfsizligi kafedrasi
fanidan bo’yicha
fakulteti iqtisodiyot
boshqaruv fakulteti
chiqarishda boshqaruv
ishlab chiqarishda
iqtisodiyot fakultet
multiservis tarmoqlari
fanidan asosiy
Uzbek fanidan
mavzulari potok
asosidagi multiservis
'aliyyil a'ziym
billahil 'aliyyil
illaa billahil
quvvata illaa
falah' deganida
Kompyuter savodxonligi
bo’yicha mustaqil
'alal falah'
Hayya 'alal
'alas soloh
Hayya 'alas
mavsum boyicha


yuklab olish